英特爾新65納米芯片采用應變硅技術重在節能 (2004-09-02)
發布時間:2007-12-04
作者:
來源:
瀏覽:1422
通過使用改進的張力硅技術、能夠阻止電能流到其它電路的晶體管以及其它技術,英特爾公司正在努力進一步降低其新一代芯片的能耗。
英特爾公司負責處理器架構和集成事務的主管馬克表示,英特爾公司將在其0.065 微米工藝中集成許多變化。它已經在生產0.065 微米工藝的試驗性SRAM芯片。
根據芯片設計者的目標,0.065 微米工藝的芯片能夠提高芯片的性能或降低能耗,或者同時實現這二個目標,但英特爾公司將其重點放在了節能上。
與不使用張力硅技術的芯片相比,增強版張力硅能夠使芯片的性能提高30% ,或者將泄露的電流量降低4 倍。馬克說,通過使用張力硅技術,英特爾公司至少保持了一代的技術領先優勢。增強版張力硅技術能夠用于增強驅動電流或減少電流泄露。IBM 、AMD 等公司也已經開始在芯片中使用張力硅技術。
減小晶體管和晶體管組件是摩爾定律的核心。更小的晶體管通常速度更快,能夠生產出更小、更廉價、更好和更節能的芯片。在試驗性的 SRAM芯片中,原子筆筆尖大小的面積可以集成1000萬個晶體管。按照摩爾定律發展了30多年的芯片產業已經大大提高了芯片的集成度,使得芯片設計、生產的難度進一步提高。
0.065 微米工藝芯片中的其它改進是氧化物柵極。在0.065 微米工藝芯片中,柵極的長度更短了,這將提高晶體管的性能。通過保持厚度不變,電容降低了20% ,從而減少了電流泄露的可能。
0.065 微米工藝芯片中還將包含能夠切斷其它晶體管電源的睡眠晶體管。馬克無法準確地量化這些晶體管的節能效果,但它可能節省相當多的有效能耗和泄露電流。他說,這一技術對于降低泄露電流的作用是顯而易見的。
英特爾公司的0.065 微米工藝芯片不包含絕緣硅(SOI )技術。英特爾公司曾經試驗過被稱為“超薄SOI ”的技術,它認為“超薄SOI ” 的節能效果將由使用三柵極晶體管來完成。